

# **Sistemas Digitales**

Introducción

Segundo Cuatrimestre 2024

Sistemas Digitales DC - UBA

### Objetivo de la materia



El objetivo de Sistemas Digitales es que puedan comprender los principios de diseño y funcionamiento de:

- La arquitectura de una computadora, o sea, cómo se programa en el lenguaje que la máquina interpreta.
- Su microarquitectura, osea, cómo se construye una computadora que pueda interpretar un programa.



1

### Diseño e implementación de hardware



#### Diseño e implementación de hardware



Del diseño a la implementación tenemos:

Diseño Descripción esquemática de los componentes de un sistema y cómo se conectan sus interfaces.



Al igual que el software, la práctica del diseño y la implementación

Diseño o Especificación o Implementación o Validación o Verificación

del hardware depende del siguiente grupo de actividades:







Del diseño a la implementación tenemos:

**Especificación** Descripción del comportamiento esperado en términos de presunciones y garantías en términos de sus señales y estado (memoria).

| G1  | $\forall i: \texttt{always} \; (\texttt{StoB\_REQ}(i) \rightarrow \texttt{eventually!} \; \texttt{BtoS\_ACK}(i))$     |  |  |  |  |  |  |
|-----|-----------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
|     | $\forall i: \texttt{always} \; (\neg StoB\_REQ(i) \rightarrow \texttt{eventually!} \; \neg BtoS\_ACK(i))$             |  |  |  |  |  |  |
| G2  | $\forall i: \mathtt{always} \; (\mathtt{rose}(StoB\_REQ(i)) \to \neg BtoS\_ACK(i))$                                   |  |  |  |  |  |  |
| G3  | $\forall i: \mathtt{always} \ (\mathtt{rose}(BtoS\_ACK(i)) \to \mathtt{prev}(StoB\_REQ(i)))$                          |  |  |  |  |  |  |
| G4  | $\forall i: \mathtt{always} \; ((BtoS\_ACK(i) \land StoB\_REQ(i)) \to \mathtt{next!} \; BtoS\_ACK(i))$                |  |  |  |  |  |  |
| A1  | $\forall i: \mathtt{always} \; (StoB\_REQ(i) \land \neg BtoS\_ACK(i) \to \mathtt{next!} \; \; StoB\_REQ(i))$          |  |  |  |  |  |  |
| 711 | $\forall i: \mathtt{always} \ (\mathtt{BtoS\_ACK}(i) \to \mathtt{next!} \ \neg \mathtt{StoB\_REQ}(i))$                |  |  |  |  |  |  |
| G5  | $\forall i \forall i' \neq i : \texttt{always} \ \neg (\texttt{BtoS\_ACK}(i) \land \texttt{BtoS\_ACK}(i'))$           |  |  |  |  |  |  |
| A2  | $\forall j: \texttt{always} \; (\texttt{BtoR\_REQ}(j) \rightarrow \texttt{eventually!} \; \texttt{RtoB\_ACK}(j))$     |  |  |  |  |  |  |
| 712 | $\forall j: \texttt{always} \; (\neg \texttt{BtoR\_REQ}(j) \rightarrow \texttt{next!} \; \neg \texttt{RtoB\_ACK}(j))$ |  |  |  |  |  |  |
| A3  | $\forall j: \mathtt{always} \; (BtoR\_REQ(j) \land RtoB\_ACK(j) \to \mathtt{next!} \; RtoB\_ACK(j))$                  |  |  |  |  |  |  |
| A4  | $\forall j: \mathtt{always} \; (RtoB\_ACK(j) \to \mathtt{prev}(BtoR\_REQ(j)))$                                        |  |  |  |  |  |  |
|     |                                                                                                                       |  |  |  |  |  |  |

Del diseño a la implementación tenemos:

Descripción de comportamiento Una descripción del comportamiento del sistema en un lenguaje apropiado (HDL) de la que puede sintetizarse una implementación funcional.

| SystemVerilog                                                                                                                                                                                                                       |  |  |  |  |  |  |  |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|--|--|
| module maindec(input logic [6:0] op.                                                                                                                                                                                                |  |  |  |  |  |  |  |  |
| logic [10:0] controls;                                                                                                                                                                                                              |  |  |  |  |  |  |  |  |
| assign (RegWrite, ImmSrc, ALUSrc, MemWrite,<br>ResultSrc, Branch, ALUOp, Jump} = controls;                                                                                                                                          |  |  |  |  |  |  |  |  |
| always_comb<br>case(op)<br>//RegWrite_ImmSrc_ALUSrc_MemWrite_ResultSrc_Branch_ALUOp_Jump<br>7'b0000011: controls = 11'b1_00_1_0_01_0_01_(//lw                                                                                       |  |  |  |  |  |  |  |  |
| 7'b0100011: controls = 11'b0_01_1_1_00_00_0; // sw<br>7'b0110011: controls = 11'b1_xx_0_0_00_1_0_0: // R-type<br>7'b1100011: controls = 11'b0_10_0_000_1_01_0; // beq<br>7'b0010011: controls = 11'b1_00_1_00_01_0_0; // I-type ALU |  |  |  |  |  |  |  |  |
| 7'bl101111: controls = 11'bl_11_0_0_10_00_1; // jal<br>default: controls = 11'bx_xx_x_xxx_xx_x; // ???<br>endcase                                                                                                                   |  |  |  |  |  |  |  |  |
| endmodul e                                                                                                                                                                                                                          |  |  |  |  |  |  |  |  |

Diseño e implementación de hardware



5

7

Diseño e implementación de hardware



Y en las etapas post implementativas:

**Validación** Conjunto de pruebas no exhaustivas que prueban el comportamiento de la especificación y/o implementación

```
ใ⊌ mdk
끊 rst
V₀ sck
🌃 sdi
₹ cs[1:0]
🌃 adc_data
🆺 eng_si
🌡 sclk_inh
🌡 sclk_raw
🅼 sdo
🌡 int
🌡 adc_lrck
🌡 adc_bck
🌡 laserhilow
🌡 eng_sck
                                                        🌡 eng_so
🕼 adc_cs
Noram_cs
₹ adccount[5:0] 111111
```

Y en las etapas post implementativas:

**Verificación** Prueba de propiedades formales (con garantías basadas en algún mecanismo matemático) de la especificación y/o implementación



En la práctica de la materia vamos a concentrarnos en las etapas de **diseño** y **implementación**, la primera al estudiar las arquitecturas existentes, sus motivaciones y prácticas comunes, y la segunda al construir un procesador de 32 bits sobre una arquitectura RISC V utiliznado un lenguaje de descripción de hardware (HDL) llamado SystemVerilog. La ejecución de tests sobre los componentes con los que vamos a trabajar servirán como una instancia de **validación**.

Recordemos que queremos diseñar e implementar un procesador. Para el alcance de la materia vamos a analizar:

- La arquitectura: Set de instrucciones, registros, memoria (la interfaz a la que accede quien vaya a programar el procesador).
- La microarquitectura: Implementación de los componentes, camino de datos, lógica de control (implementación en un soporte electrónico).

Arquitectura



9

### Microarquitectura



10

| ор            | funct3 | funct7   | Туре | Instruc | tion |            | Description                   | Operation                                       |
|---------------|--------|----------|------|---------|------|------------|-------------------------------|-------------------------------------------------|
| 0000011 (3)   | 000    | -        | I    | 1b      | rd,  | imm(rs1)   | load byte                     | rd = SignExt([Address] <sub>7:0</sub> )         |
| 0000011 (3)   | 001    | -        | I    | 1h      | rd,  | imm(rs1)   | load half                     | rd = SignExt([Address] <sub>15:0</sub> )        |
| 0000011 (3)   | 010    | -        | I    | 1w      | rd,  | imm(rs1)   | load word                     | rd = [Address] <sub>31:0</sub>                  |
| 0000011 (3)   | 100    | -        | I    | 1bu     | rd,  | imm(rs1)   | load byte unsigned            | rd = ZeroExt([Address] <sub>7:0</sub> )         |
| 0000011 (3)   | 101    | -        | I    | 1hu     | rd,  | imm(rs1)   | load half unsigned            | rd = ZeroExt([Address] <sub>15:0</sub> )        |
| 0010011 (19)  | 000    | -        | I    | addi    | rd,  | rs1, imm   | add immediate                 | rd = rs1 + SignExt(imm)                         |
| 0010011 (19)  | 001    | 0000000° | I    | s11i    | rd,  | rs1, uimm  | shift left logical immediate  | rd = rs1 << uimm                                |
| 0010011 (19)  | 010    | -        | I    | slti    | rd,  | rs1, imm   | set less than immediate       | rd = (rs1 < SignExt(imm))                       |
| 0010011 (19)  | 011    |          | I    | sltiu   | rd,  | rsl, imm   | set less than imm. unsigned   | rd = (rs1 < SignExt(imm))                       |
| 0010011 (19)  | 100    | -        | I    | xori    | rd,  | rsl, imm   | xor immediate                 | rd = rs1 ^ SignExt(imm)                         |
| 0010011 (19)  | 101    | 0000000  | I    | srli    | rd,  | rs1, uimm  | shift right logical immediate | rd = rs1 >> uimm                                |
| 0010011 (19)  | 101    | 0100000° | I    | srai    | rd,  | rs1, uimm  | shift right arithmetic imm.   | rd = rs1 >>> uimm                               |
| 0010011 (19)  | 110    | -        | I    | ori     | rd,  | rsl, imm   | or immediate                  | rd = rs1   SignExt(imm)                         |
| 0010011 (19)  | 111    | -        | I    | andi    | rd,  | rsl, imm   | and immediate                 | rd = rs1 & SignExt(imm)                         |
| 0010111 (23)  | -      | -        | U    | auipc   | rd,  | upimm      | add upper immediate to PC     | rd = {upimm, 12'b0} + PC                        |
| 0100011 (35)  | 000    | -        | S    |         |      | imm(rs1)   | store byte                    | [Address] <sub>7:0</sub> = rs2 <sub>7:0</sub>   |
| 0100011 (35)  | 001    | -        | S    | sh      | rs2, | imm(rs1)   | store half                    | [Address] <sub>15:0</sub> = rs2 <sub>15:0</sub> |
| 0100011 (35)  | 010    | -        | S    | SW      | rs2, | imm(rs1)   | store word                    | [Address] <sub>31:0</sub> = rs2                 |
| 0110011 (51)  | 000    | 0000000  | R    | add     | rd,  | rs1, rs2   | add                           | rd = rs1 + rs2                                  |
| 0110011 (51)  | 000    | 0100000  | R    | sub     | rd,  | rs1, rs2   | sub                           | rd = rs1 - rs2                                  |
| 0110011 (51)  | 001    | 0000000  | R    | s11     | rd,  | rs1, rs2   | shift left logical            | rd = rs1 << rs2 <sub>4:0</sub>                  |
| 0110011 (51)  | 010    | 0000000  | R    | slt     | rd,  | rs1, rs2   | set less than                 | rd = (rs1 < rs2)                                |
| 0110011 (51)  | 011    | 0000000  | R    | sltu    | rd,  | rs1, rs2   | set less than unsigned        | rd = (rs1 < rs2)                                |
| 0110011 (51)  | 100    | 0000000  | R    | xor     | rd,  | rs1, rs2   | xor                           | rd = rs1 ^ rs2                                  |
| 0110011 (51)  | 101    | 0000000  | R    | srl     | rd,  | rs1, rs2   | shift right logical           | rd = rs1 >> rs2 <sub>4:0</sub>                  |
| 0110011 (51)  | 101    | 0100000  | R    | sra     | rd,  | rs1, rs2   | shift right arithmetic        | rd = rs1 >>> rs2 <sub>4:0</sub>                 |
| 0110011 (51)  | 110    | 0000000  | R    | or      | rd,  | rs1, rs2   | or                            | rd = rs1   rs2                                  |
| 0110011 (51)  | 111    | 0000000  | R    | _       | rd,  | rs1, rs2   | and                           | rd = rs1 & rs2                                  |
| 0110111 (55)  | -      | -        | U    |         | rd,  | upimm      | load upper immediate          | rd = {upimm, 12'b0}                             |
| 1100011 (99)  | 000    | -        | В    |         | rs1, |            | branch if =                   | if (rs1 == rs2) PC = BTA                        |
| 1100011 (99)  | 001    | -        | В    |         |      | rs2, label | branch if ≠                   | if (rs1 ≠ rs2) PC = BTA                         |
| 1100011 (99)  | 100    | -        | В    |         |      | rs2, label | branch if <                   | if (rs1 < rs2) PC = BTA                         |
| 1100011 (99)  | 101    | -        | В    |         |      |            | branch if ≥                   | if (rs1 ≥ rs2) PC = BTA                         |
| 1100011 (99)  | 110    | -        | В    |         |      |            | branch if < unsigned          | if (rs1 < rs2) PC = BTA                         |
| 1100011 (99)  | 111    | -        | В    |         |      |            | branch if ≥ unsigned          | if (rs1 ≥ rs2) PC = BTA                         |
| 1100111 (103) | 000    | -        | I    | 0       | rd,  | rs1, imm   | jump and link register        | PC = rs1 + SignExt(imm), rd = PC + 4            |
| 1101111 (111) | -      | -        | J    | jal     | rd,  | label      | jump and link                 | PC = JTA, $rd = PC + 4$                         |



11 12



Los contenidos que vamos a presentar durante las clases son los siguientes:

Lógica Combinatoria y Secuencial

Diseño de un set de instrucciones

**Arquitectura** 

Lenguajes de descripción de hardware

Microarquitectura

Lógica Combinatoria presenta los principios fundamentales para construir circuitos que implementen en un soporte electrónico la



semántica de la lógica proposicional

13

14

#### Contenidos de la materia



#### Contenidos de la materia



Lógica Secuencial introduce los elementos básicos para mantener el valor de un dato a lo largo del tiempo, los mecanismos de sincronización de circuitos y junto con estos la capacidad y técnicas que nos permiten descomponer e implementar un cómputo complejo en una secuencia de pasos atómicos



La **arquitectura** va a definir qué instrucciones va a poder ejecutar el procesador, sobre qué registros vamos a poder trabajar y cómo se accede a la memoria.



Los **lenguajes de descripción de hardware** son la forma en la que se describe hardware a nivel industrial y vamos a utilizarlos para construir nuestro procesador.

La **microprogramación** va describir la forma en que nuestros componentes sincrónicos interctúen para implementar las operaciones descriptas en el set de instrucciones previamente definido.

17

18

#### Estructura de la materia



## Regimen de aprobación



Las clases van a dividirse de la siguiente manera:

**Clases expositivas** donde vamos a presentar los temas previamente mencionados.

**Ejercicios en el campus** que van a tener que completar luego de las clases expositivas (tienen una semana para hacerlo).

**Talleres** a partir de los cuales vamos a ir definiendo y probando, en grupos de tres personas y en un lenguaje visual (Logisim) o de especificación de hardware (HDL), los componentes necesarios para construir nuestro microprocesador

Un evaluación escrita donde van a tener que diseñar, analizar y/o implementar algunos elementos de una arquitectura o microarquitectura.

Las clases son de asistencia obligatoria y para justificar una ausencia deberán presentar la documentación relacionada. Para aprobar la materia deben:

Completar los ejercicios en el campus con la mitad o más de las preguntas respondidas correctamente.

**Aprobar los talleres** presentados en los laboratorios entregándolos en el día en que se presentan o, a lo sumo, en la próxima fecha de taller.

**Aprobar la evaluación de cierre** en la instancia inicial o de recuperatorio. Con un puntaje igual o mayor a 8 pueden promocionar la materia.





Del diseño a la implementación tenemos:

Un lenguaje de descripción de hardware, o HDL por sus siglas en inglés (hardware description language) es un lenguaje que describe la estructura y el comportamiento de un circuito digital. Los dos lenguajes más utilizados en la industria son VHDL y Verilog. En Sistemas Digitales vamos a usar **Verilog**.

```
SystemVerilog
module maindec(input logic [6:0] op,
              output logic [1:0] ResultSrc.
              output logic
                                 MemWrite.
               output logic
                                  Branch, ALUSrc,
                                 RegWrite, Jump,
              output logic
               output logic [1:0] ImmSrc.
              output logic [1:0] ALUOp);
  logic [10:0] controls;
  assign {RegWrite, ImmSrc, ALUSrc, MemWrite,
         ResultSrc, Branch, ALUOp, Jump} = controls;
   case(op)
   // RegWrite_ImmSrc_ALUSrc_MemWrite_ResultSrc_Branch_ALUOp_Jump
     7'b0000011: controls = 11'b1_00_1_0_01_0_00_0; // lw
     7'b0100011: controls = 11'b0_01_1_1_00_0_00_0; // sw
     7'b0110011: controls = 11'b1_xx_0_0_00_0_10_0; // R-type
     7'b1100011: controls = 11'b0_10_0_0_00_1_01_0; // beq
     7'b0010011: controls = 11'b1_00_1_0_00_0_10_0; // I-type ALU
     7'b1101111: controls = 11'b1_11_0_0_10_00_1; // jal
     default: controls = 11'bx_xx_x_x_xx_xx_x; // ???
   endcase
en dmo dul e
```

21 22